**Priprava FAQ vprašanj**, neponavljajoče – 21. 6. 2012

1. PIA (peripheral interface adapter)
   1. usklajeno delovanje PIA (bistvo, signali CA1,2, CB1,2)
   2. kako ve PIA kdaj postaviti CA/CB?
   3. avtomatski odziv na delovanje perifernih enot. (nič kaj podrobno, vedeti je potrebno le tiste 4 signale CA1, CA2, CB1, CB2 in povedati kdaj so aktivni)
   4. V/I usklajevalni način
   5. kaj to pomeni, da je enkrat vhod in enkrat izhod? (Tukaj sva zaključila, ker mu nisem s točno takimi besedami povedal da naprava kot vhod sprejema signale, kot izhod pa jih oddaja.)
   6. kako je nastavljen vmesnik A, B?
2. DMA prenosi
   1. Načini, kako delujejo ? (**zaporedni, istočasni**, besedni, eksplozijski, zvezni)
   2. »fly-through«- istočasni prenos
      1. kako izberemo napravo
      2. kdo je naslovnik?
      3. kakšni so tu problemi? (na koga se nanašajo naslovni signali, vedno tu pomnilnik, kjer se naslov spreminja)
      4. kako naslovimo napravo? (da ponavadi z nekimi RDY pa DACK signali)
      5. kako je s smerjo prenosa? (? To rečeš da ko je DMA (ampak samo ko je DMA) invertiraš signal W/R od spomina in ga pošlješ v napravo. )
   3. kateri se pogosteje uporablja fly-by ali fly-through
   4. zakaj niso naslovni signali za V/I naprave?
3. Intel PIC(program interrupt controller) 8259A
   1. na enem vhodu imamo prekinitev.. potek prekinitev
      1. kako se odzove procesor
      2. kaj naredi krmilnik
      3. kateri registri sodelujejo
      4. kdaj se brišejo prekinitvene zahteve iz ISR (ko ob koncu PSP programer v krminik pošlje ukaz EOI)
      5. ZELO podrobno, vrstni red vpisov IRR, ISR, proženje INT
      6. kako vpliva IMR
      7. kaj se dogaja v 1. in kaj v 2. ciklu?
   2. kako je z gnezdenjem prekinitev? (moreš omenit, da pic to omogoča!)
   3. kaj mora na koncu narediti PSP (EOI ukaz)
   4. **kaj se zgodi, ko pride signal na IRx vhod** (v registru IRR se ustrezen bit postavi na 1, če ni maskiran, najprej pogleda, če servisira kako drugo prekinitev**,kako pa to ve??)**
   5. kaj ga omogoča, katera prekinitev gre naprej
   6. kako ve krmilnik, kakšna je prioriteta izvajane prekinitve (najvišji bit v ISR!)
   7. register ISR
      1. kaj je v njem? (oznacene prioritete zahtev, ki so se zacele servisirati in še niso bile zaključene z ukazom EOI. Me je pa popravu da niso oznacene prioritete zahtev, ampak zahteve in iz katerega vhoda so prišle (lahko si predstavljamo da oznacujejo prioritete pri polno vgnezdenem nacinu, pri drugih pa ni nujno tako))
      2. kaj pomeni če je 1, kaj če je 0?
      3. s čim brišemo vrednost v ISR? (Programer vpiše v kontrolni register bitno kombinacijo (ukaz OUT)- to je hotu nujno slišat, ta ukaz OUT.)
   8. na predavanjih je profesor eksplicitno povedal, da ni nobenga signala ki bi povedal kdaj se je procesor odzval na ppc !
      1. Se pravi mu rečeš da nimamo nobenega signala s katerim bi mikroprocesorju sporočil zahtevo za prekinitev, tako da mikroprocesor nima pojma kdaj pride do PPC in kdaj do PSP on pač to obravnava kot normalen potek.
4. PIC 6828
   1. za katere procesorje prilagojen?
   2. kako je s prekinitvenimi vektorji?
   3. kako procesor predpostavlja, da se je začel PPC, kako ve, da imamo prekinitev?
   4. kako deluje (preslikava signalov A1-A4 v Z1-Z4)
   5. kdaj se naslov FFF8 in FFF9 preslika kdaj pa ne (prekinitve na vhodu IN7-IN0)
   6. kaj je problem pri tem prekinitvenem krmilniku (da pač iz signalov ne moremo razbrati kdaj se odzove na prekinitev).
   7. drugi problemi (motorola ima fiksne vektorje, zato se uporablja prek. krmilnik)
   8. kako dobimo vektor?
   9. kdaj pride do prekinitve?
   10. kako realizirano preslikovanje?
5. SDRAM
   1. zgradba
   2. zakaj je hitrejši od asinhronskega in kje? (page mode?)
   3. razlika od DRAM-a, zakaj hitrejši (sinhronski cevovodni)
   4. DDR SDRAM
      1. zakaj hitrejši od navadnih, (prefetch)
      2. pri katerih prenosih hitrejši
      3. kako izvedemo navadne prenose pri njih?
      4. kaj, če hočemo brati le 1 bit? (?maskiranje-pisanje, rezanje-branje)
      5. opiši prefetch register, kaj je, zakaj je dober? (omogoča višje hitrosti - iz reg. vrstice se prenaša več bitov kar je v večini primerov uporabno npr. pri zamenjavi blokov v predpomnilniku)
      6. kako naredimo prenos samo enega podatka (maskirni signal), kaj to pomeni pri branju iz pomnilnika (CPE ignorira ostale podatke); (DM za maskiranje podatkov)
      7. DDR3, koliko bitov se prenese naenkrat
      8. koliko bitov se prenese naenkrat, če imamo DDR2? (4 biti ni pravilno)
   5. običajna velikost čipov?
   6. kaj je treba narediti, da preberemo podatek?
   7. DIMM moduli
      1. velikost
      2. kaj pomeni DIMM kratica
      3. razloži double v njenem imenu (obojestranski čipi in konektorji)
   8. pri katerih dostopih se pozna razlika (page mode)
   9. CAS latenca?
   10. ni treba biti tako strog pri CAS, RAS latencah
   11. kdaj pošljemo kontrolne ukaze? (še preden se je prejšnji prenos končal)
   12. kakšni so ukazi? (odpiranje vrstice, zapiranje, branje, …)
6. IBM 370
   1. kako poženemo kanalski program?
   2. kako naslovimo kanale?
   3. kaj se zgodi pri ukazu START I/O (str. 380 nova knjiga)
   4. na splošno o START SUBCHANNEL
      1. kaj se pri njem zgodi?
      2. kako ve, za kateri podkanal gre
      3. na kakšnem naslovu je ORB blok
      4. kdaj se ukaz konča?
      5. format ukaza?
      6. zgradba ORB, biti v PSW
      7. pomen posameznih stanj PSW? (0,1,2,3)
      8. stanje po prenosu?
   5. 3 faze kanala (izbira, prenos, končno zaporedje)
      1. kaj se dogaja v posamezni fazi
   6. ali ima kanal svoj pomnilnik? (ne, jemlje iz GP)
   7. zgradba CCW ukaza
      1. ali so naslovi navidezni ali fizični?
      2. **do kakšnega problema pride pri naslovih, kako ga rešimo?**
      3. zakaj je naslov fizičen?
   8. ORB blok
      1. kje dobimo naslov?
      2. kakšen je naslov? (navidezen)
      3. kje vidi programer, če se ORB blok pravilno prenesel?
      4. kaj je v ORB bloku?
   9. ZASTAVICE
      1. pomen IDA?
   10. kaj pomeni status »PENDING« v PSW?
   11. povej nekaj o TEST SUBCHANNEL
   12. Kako vemo, da je CCW zadnji ukaz? (CC=0,CD=0)
7. PRENOSI
   1. kratek opis vseh, kje so izboljšave
   2. eksplozijski prenos
      1. zakaj so ga sploh razvili? (problem počasnega potovanja signalov, enačba)
      2. koliko znaša c? (svetlobna hitrost?)
      3. zakaj boljši od navadnega?
      4. ideja?( podobno kot pri prefetch: 95% prenosov predstavlja zamenjavo blokov v predpomnilniku, kjer so podatki na zaporednih naslovih)
      5. **kaj je latenca** (čas ki ga porabijo signali za potovanje skozi vezje pa je bilo ok, je pa latenca enaka 2\*tau+t\_zakasnitev)
   3. protokolski prenos
      1. zakaj je bil uveden?( ker je pri eksplozijskih še vedno na vsakih 4/8/16 podatkov vrzel, kjer se podatki ne prenašajo)
      2. kaj je tu ukaz?
   4. izvorno-sinhronski prenos
      1. kakšnega ima Intel ( quad pump)
      2. zakaj je potreben, zakaj je uveden?
      3. zakaj ga uporabljamo? (zaradi urinega zamika!)
      4. kaj je urin zamik (razlika med največjo in najmanjšo zakasnitvijo urinega signala. )
      5. kako rešimo problem urinega zamika (s sinhronskim signalm …)
      6. zakaj urin zamik sploh problem??
      7. kako poteka, natančen opis
      8. ali pride še vedno do urinega zamika?
      9. enačba za pravilen prenos( t\_vzp+t\_dostopa <= T - urin zamik)
      10. kdo pošilja sinhronizacijski signal? (**tisti, ki pošilja podatke**)
      11. zakaj je zakasnitev SLABA? (pribl. ker ima naprava manj časa za reakcijo. včasih toni bil problem, ker so bili računalniki počasni, danes so hitri in zato imamo izvorno – sinhronski prenos)
   5. QUAD PUMP
      1. zakaj sta dva sinhronizacijska signala? (sta zamaknjena)
      2. zakaj sta zamaknjena? (zato, da ni treba za 2x povečat frekvence ure)
      3. zakaj pa ne povečat? (ker povzroča probleme)
   6. kaj je tista zakasnitev na začetku (latenca)
   7. kaj je tau
   8. **kakšna je hitrost signalov?**
8. DRAM
   1. kako dostopamo do informacije
   2. kako deluje
      1. zgradba
      2. postopek pri branju/pisanju (Torej RAS, naslov vrstice, držalni čas, CAS, naslov vrstice, držalni čas, pol je en pretek časa pa se pojavijo na Dout podatki, potem pa row precharge)
      3. Kaj se zgodi pri RAS? (V register vrstice se prenese vrstica, ki se v bitni ravnini uniči)
      4. koliko časa je treba čakat od RAS do CAS? Zakaj?
   3. kaj je pogoj, da beremo vrstico (mora biti odprta)
   4. kaj moramo narediti, ko jo preberemo? (jo zapreti)
   5. OSVEŽEVANJE
      1. kako poteka
      2. zakaj potrebno
      3. načini osveževanja
   6. Kako veliki so danes?
   7. signali ali ukazi? (drugo!)
9. VEZJA
   1. TTL
      1. Standardni napetostni nivoji(Poveš 2.4 OH, 2.0 IH)
      2. treba vedeti tistih 8 številk??
      3. Kaj je standardno TTL breme?
      4. odpornost proti šumu?
      5. Zakaj je pomemben podatek o bremenu? (za priključitev naprav)
   2. kaj mora veljati za prehod skozi prepovedano območje
   3. katera družina se danes uporablja (pri mikroprocesorjih)
   4. GTL
      1. kaj pomeni?
      2. kakšno je prepovedano območje?
      3. zakaj se uporablja?
      4. prednosti?
10. PAGE MODE
    1. do kakšnih blokov dostopamo?
    2. kaj je to, kako ga dosežemo?
    3. kaj je naslov vrstice, kaj naslov stolpca, da deluje dobro?
    4. kdaj in kje se uporablja, prednosti?
    5. kolikokrat je hitrejši od navadnega? (10x)
    6. ali je uporaben brez predpomnilnika? (zelo omejeno, ampak lahko)
    7. kako se uporabi na DRAM-u?
    8. kako izberemo naslov za stolpce? (nižji biti)
    9. kaj se zgodi, če uporabimo nižje bite za naslov vrstice?
    10. kako vemo, da so v registru sosednji naslovi? (uporabimo spodnje bite za naslov stolpca)
    11. so fizični ali navidezni naslovi?
    12. **kako je sestavljen predpomnilnik?**
11. EPROM
    1. zgradba
    2. kako pišemo vanj?
    3. kolikokrat je pisanje počasnejše od branja?
12. EEPROM
    1. primerjava z DRAM-ovim celicam?
    2. zakaj on 10 let, DRAM 64ms?
13. PPC (prekinitveno prevzemni cikel!)
14. NETBURST
15. QPI, FSB
16. Hyper Thread
17. Intel pentium 4, core i7, i3 …